美高梅官网,金沙网投领导者,金沙网投网站,金沙网投开户 > 可编程逻辑

Inspirit IoT创始人陈德铭:“万能芯片”FPGA在深度学习领域的用法

Inspirit IoT创始人陈德铭:“万能芯片”FPGA在深度学习领域的用法

而众所周知,在专用芯片与通用芯片中间,还有一个更为灵活,也更为神秘的领域:FPGA。无论是英特尔天价的收购还是微软与 IBM 雄心勃勃的计划,都让人对其更加好奇。而“万能芯片”的名称...

2018-07-02 标签:fpgaasic深度学习 0

xilinx uboot网卡驱动分析和一些概念扫盲

xilinx uboot网卡驱动分析和一些概念扫盲

网卡在功能上包含OSI模型的两个层,数据链路层和物理层。物理层定义了数据传送与接收所需要的电与光信号、线路状态、时钟基准、数据编码和电路等,并向数据链路层设备提供标准接口。数...

2018-07-01 标签:xilinx网卡驱动 22

Xilinx Spartan-6系列封装概述和管脚分配

Xilinx Spartan-6系列封装概述和管脚分配

 Spartan-6系列具有低成本、省空间的封装形式,能使用户引脚密度最大化。所有Spartan-6 LX器件之间的引脚分配是兼容的,所有Spartan-6 LXT器件之间的引脚分配是兼容的,但是Spartan-6 LX和Spartan-6 ...

2018-07-01 标签:fpga封装xilinx 21

FPGA简单门电路怎么实现?

FPGA简单门电路怎么实现?

verilog实现反相器,2输入与门、2输入或门、2输入与非门、2输入或非门、2输入异或门、2输入同或门;...

2018-07-01 标签:fpga可编程逻辑 25

有效降低传导辐射干扰最全小技巧

有效降低传导辐射干扰最全小技巧

一直以来,设计中的电磁干扰(EMI)问题十分令人头疼,尤其是在汽车领域。为了尽可能的减小电磁干扰,设计人员通?;嵩谏杓圃硗己突嬷撇季质?,通过降低高di / dt的环路面积以及开关转...

2018-06-29 标签:滤波器耦合电磁 789

基于Xilinx 16nm Virtex UltraScale+器件VU9P的异构计算实例

基于Xilinx 16nm Virtex UltraScale+器件VU9P的异构计算实例

基于Xilinx 16nm Virtex UltraScale+ 器件VU9P的异构计算实例F3在阿里云上线了!我们借此机会,对阿里云FPGA计算服务本身,以及这次发布的F3实例的底层硬件架构和平台架构做一个技术解读.......

2018-06-28 标签:FPGA加速器Xilinx 474

基于FPGA的图像加速解决方案

基于FPGA的图像加速解决方案

百度云云市场从产品、技术、客户资源等多渠道,开放资源与能力,引入第三方合作伙伴,与合作伙伴深度合作,满足云用户需求,最终实现用户、平台及合作伙伴共赢。...

2018-06-28 标签:FPGA百度云 668

赛普拉斯简化USB-C扩展坞设计 推USB PD协议的七端口 USB-C Hub控制器

赛普拉斯简化USB-C扩展坞设计 推USB PD协议的七端口 USB-C Hub控制器

全球领先的嵌入式解决方案提供商赛普拉斯半导体公司(纳斯达克代码:CY)日前宣布,推出业界首款支持USB 协商供电(PD)协议的七端口 USB-C Hub控制器??杀喑痰?EZ-USB? HX3PD Hub 控制器集五个...

2018-06-28 标签:赛普拉斯usb可编程控制器usb-c 882

NetSpeed发布SoC设计与SoCBuilder集成平台的应用参考设计

NetSpeed发布SoC设计与SoCBuilder集成平台的应用参考设计

NetSpeed Systems今天宣布推出由人工智能技术驱动的片上系统(SoC)设计与集成平台SoCBuilder。 SoCBuilder包含一个预集成的第三方IP目录,以及针对人工智能、汽车电子、5G、超大规模计算和AR / VR等应...

2018-06-27 标签:soc人工智能netspeed 700

如何让慢恢复管在开关电源中两个实例的分析

如何让慢恢复管在开关电源中两个实例的分析

黄线为RCD中C1的波形,粉色为开关管漏极波形,蓝色为R1的电压波形。显然漏极振荡时间较久,峰值较高。如果把D1换为工频整流管1N4007会怎样呢?...

2018-06-27 标签:开关电源IC肖特基二极管 692

新一代SoC FPGA提供系统可信根,防止关键数据受到网络攻击

新一代SoC FPGA提供系统可信根,防止关键数据受到网络攻击

物联网(IoT)的规模和复杂性不断上升,对主动的强化安全措施的需求日益增加。仅利用软件安全功能已经不足以应对已知的网络威胁,更有效的方法是采用分层技术战略,这种战略以采用能够提...

2018-06-27 标签:fpgasoc网络攻击 72

便携式GNSS导航信号采集回放系统,可编写针对K7型FPGA的SMC总线驱动

便携式GNSS导航信号采集回放系统,可编写针对K7型FPGA的SMC总线驱动

该系统的监控端采用了基于CortexA8系列的ARM处理器,该处理器同时兼顾了成本与性能的要求,可设计美观的图形化操作界面。该系统工作于BD2-B1和GPS-L1两个频点,便携性好,界面直观,可通过按...

2018-06-27 标签:fpga射频???/a>smc 58

DCI是什么?Xilinx 7系列FPGA的HP bank都支持DCI

DCI是什么?Xilinx 7系列FPGA的HP bank都支持DCI

Xilinx 7系列FPGA的HP bank都支持DCI,目的是在高速单板信号传输中保持信号完整性,减少反射等因素影响,那么DCI是什么?digitally controlled impedance是DCI的缩写,应该也算上xilinx 在IO feature上的一项技...

2018-06-27 标签:阻抗匹配xilinxdci 40

关于FPGA的功耗评估需要知道些什么

关于FPGA的功耗评估需要知道些什么

项目设计初期会选型,工程师根据资源、IO、硬核、IP等选择对应型号的FPGA。功耗部分xilinx提供了XPE表格(Xilinx PowerEstimator),这个XPE支持zynq、目前也有各个系列的器件列表,包括最新的ultra...

2018-06-27 标签:fpgasocxilinx 51

FPGA设计的“三个代表”:Ultrafastdesign methodology

FPGA设计的“三个代表”:Ultrafastdesign methodology

UFDM建议正确的HDL coding风格来满足目标器件,讨论时序约束和时序收敛。正确的IO约束,IO管脚分配和布局,物理约束,并提供了满足时序收敛的技巧和让FPGA工作快速稳定的方法。...

2018-06-27 标签:fpgaxilinx时序约束 51

Silicon Labs推新型时钟发生器 抖动衰减器和VCXO/XO堪称业界最超低抖动时钟器件系列

Silicon Labs推新型时钟发生器 抖动衰减器和VCXO/XO堪称业界最超低抖动时钟器件系

-Si539x时钟提升频率灵活性和抖动性能--Si56x Ultra Series? XO/VCXO提供最大可达3GHz的任意频率时钟-。...

2018-06-26 标签:时钟时钟发生器siliconlabs 513

FPGA系统中三种方式减少亚稳态的产生

FPGA系统中三种方式减少亚稳态的产生

在FPGA系统中,如果数据传输中不满足触发器的Tsu和Th不满足,或者复位过程中复位信号的释放相对于有效时钟沿的恢复时间(recovery time)不满足,就可能产生亚稳态,此时触发器输出端Q在有效...

2018-06-27 标签:fpga亚稳态 83

关于无线网桥应用及工作原理解析

什么是无线网络?什么是无线网桥?无线网桥2.4G和5.8G的含义是什么?无线网桥的工作原理是什么?如何选择无线网桥?无线网桥的安装要求有哪些?无线网桥的架设方式是怎样的?...

2018-06-26 标签:无线通信移动通信无线网桥 801

关于C语言编程时常犯的错误汇总

关于C语言编程时常犯的错误汇总

17个C语言新手编程时常犯的错误及解决方式...

2018-06-26 标签:C语言编程运算函数库 1004

SDSoC开发环境给开发机器视觉系统提供的优势

SDSoC开发环境给开发机器视觉系统提供的优势

开发机器视觉系统通常需要大量的时间来设计能执行所有重要图像采集及处理功能的电子产品。通常需要两年多的时间,这会给摄像机及系统制造商的上市进程与产品规划带来不利影响。...

2018-06-25 标签:xilinx机器视觉sdsoc 82

状态机和组合逻辑的冒险竞争浅析

状态机和组合逻辑的冒险竞争浅析

有限状态机(Finite State Machine, FSM),根据状态机的输出是否与输入有关,可分为Moore型状态机和Mealy型状态机。Moore型状态机输出仅仅与现态有关和Mealy型状态机不仅与现态有关,也与输入有关...

2018-06-25 标签:组合逻辑可编程逻辑状态机 57

FPGA约束的详细介绍

FPGA约束的详细介绍

介绍FPGA约束原理,理解约束的目的为设计服务,是为了保证设计满足时序要求,指导FPGA工具进行综合和实现,约束是Vivado等工具努力实现的目标。所以首先要设计合理,才可能满足约束,约束...

2018-06-25 标签:fpga时序约束 98

面向数据包处理的Xilinx智能解决方案

面向数据包处理的Xilinx智能解决方案

在开放式协作服务爆炸性增长以及移动和社交网络不断发展的推动下,结合智能设备的普及以及不同服务供应商和企业领域内体验质量 (QoE) 需求一致化的大趋势,动态托管数据包处理的需求正...

2018-06-22 标签:fpgaxilinx 80

NGcodec谈FPGA编码在HEVC和AV1上现状与未来

NGcodec谈FPGA编码在HEVC和AV1上现状与未来

随着HEVC、AV1等更复杂算法的Codec份额逐步增长,实现高质量视频编解码需要硬件支持,软件的方式无论在服务器端和移动端都非最佳的方案。FPGA专用芯片能够降低延迟和成本。在NAB 2018大会上,...

2018-06-22 标签:fpga硬件编码hevc 83

Xilinx FPGA对数字信号处理的性能

Xilinx FPGA对数字信号处理的性能

Xilinx FPGA 可提供卓越的数字信号处理 (DSP) 性能,能够满足音频处理、接口、压缩、嵌入和转换等方面的需求。FPGA 架构所具有的内在并行性意味着音频的许多通道都可以使用极其高效的资源合并...

2018-06-22 标签:fpgaxilinx 71

简谈FPGA学习中亚稳态现象

简谈FPGA学习中亚稳态现象

大家好,又到了每日学习的时间了,今天我们来聊一聊FPGA学习中,亚稳态现象。 说起亚稳态,首先我们先来了解一下什么叫做亚稳态。亚稳态现象:信号在无关信号或者异步时钟域之间传输时...

2018-06-22 标签:亚稳态现象 570

动态时钟停止重启太快,可通过编程LPDDR2控制器解决

动态时钟停止重启太快,可通过编程LPDDR2控制器解决

在没有内存事务处理执行以及如果接收到内存请求重启时钟时,用户可通过编程 LPDDR2 控制器来停止 DRAM 时钟。...

2018-06-23 标签:dramsoc 115

FPGA中的冒险现象和如何处理毛刺

FPGA中的冒险现象和如何处理毛刺

通过改变设计,破坏毛刺产生的条件,来减少毛刺的发生。例如,在数字电路设计中,常常采用格雷码计数器取代普通的二进制计数器,这是因为格雷码计数器的输出每次只有一位跳变,消除了...

2018-06-23 标签:fpga逻辑电路毛刺 98

FPGA资源怎么平民化?阿里云的新改造

FPGA资源怎么平民化?阿里云的新改造

FPGA (现场可编程门阵列)由于其硬件并行加速能力和可编程特性,在传统通信领域和IC设计领域大放异彩。一路走来,FPGA并非一个新兴的硬件器件,由于其开发门槛过高,硬件加速算法的发布...

2018-06-23 标签:fpga阿里云异构计算 92

“芯随Ultravision动” RIGOL UltraVision II平台面面观

“芯随Ultravision动” RIGOL UltraVision II平台面面观

上次谈到MSO/DS7000系列示波器的内涵除了强大的芯片组”凤凰座”以外,还得益于其革新性的UltraVision II技术平台。那么UltraVision II技术平台到底有哪些优势?...

2018-06-21 标签:示波器rigol 592

编辑推荐厂商产品技术软件/工具OS/语言